研究業績 2015 年度

Index

  • 論文誌 :: 1 件
  • 査読付き会議 :: 3 件
  • 研究会および全国大会 :: 1 件
  • 表彰 :: 1 件
  • 学士論文 :: 7 件
  • 論文誌

    1. Takashi Imagawa, Masayuki Hiromoto, Hiroyuki Ochi, Takashi Sato, "An Error Correction Scheme Through Time Redundancy for Enhancing Persistent Soft-Error Tolerance of CGRAs,", IEICE Transactions on Electronics, pp. 741--750, Jul.2015

    査読付き会議

    1. N. Banno, M. Tada, K. Okamoto, N. Iguchi, T. Sakamoto, M. Miyamura, Y. Tsuji, H. Hada, H. Ochi, H. Onodera, M. Hashimoto, T. Sugibayashi, "A Novel Two-Varistors (a-Si/SiN/a-Si) Selected Complementary Atom Switch (2V-1CAS) for Nonvolatile Crossbar Switch with Multiple Fan-outs," Proceedings of International Electron Devices Meeting (IEDM), pp. , Dec. 2015.
    2. Toshiki Higashi, Hiroyuki Ochi, "Area-efficient LUT-like Programmable Logic Using Atom Switch and Its Mapping Algorithm," Proceedings of International Symposium on Communications and Information Technologies (ISCIT), pp. , Oct. 2015.
    3. Tomoya Kimura, Hiroyuki Ochi, "A -0.5V-input Voltage Booster Circuit for On-chip Solar Cells in 0.18µm CMOS Technology," Proceedings of International Symposium on Communications and Information Technologies (ISCIT), pp. , Oct. 2015.

    研究会および全国大会

    1. 寺藤 凌, 越智 裕之, "FPGAを用いた低消費電力な防犯システムの実装に向けた窓ガラスの割れる音の認識手法," 2015年度 情報処理学会関西支部 支部大会 講演論文集, pp. A-02, Sep. 2015.

    表彰

    1. Tomoya Kimura, Hiroyuki Ochi, "ISCIT 2015 Best Paper Award," , Oct. 2015.

    学士論文

    1. 巽 優, "粒度選択型再構成可能アーキテクチャのためのRTL構文のパターンマッチによるテクノロジマッピングツール," Mar. 2016.
    2. 米津 海斗, "IEEE754準拠半精度浮動小数点加減算器及び乗算器の設計とその評価," Mar. 2016.
    3. 久富 亘, "畳み込み処理のFPGA実装による高速なディープラーニングの実現," Mar. 2016.
    4. 鮫島 悠希, "マイコンとFPGAの協調処理による低消費エネルギーなリバーシの実装," Mar. 2016.
    5. 宮川 尚之, "NBTIを用いた0.18μmプロセスCMOS互換の低消費電力な不揮発性メモリ," Mar. 2016.
    6. 新納 一樹, "入力信号割り当てによるFD-SOI向け高速ドミノ算術演算回路設計," Mar. 2016.
    7. 保立 純志, "ビアスイッチを用いた高面積効率な粒度混合再構成可能デバイスの配線アーキテクチャ," Mar. 2016.